Выбрать главу

Все диоды могут быть, кроме указанных на схеме, Д2Б — Д2Ж. Д9Б — Д9Ж, Д310, Д311, Д312. Резисторы R1, R2, R9, R10 — типа СПО, остальные — МЛТ-0,125 или МЛТ-0,25. Конденсатор С1-БМ, ПМ, КЛС, или КТ, оксидные конденсаторы С2, С3 — К50-3, K50-6, К50-12. Кнопочный выключатель — П2К с фиксацией положения. Разъемы любой конструкции, например, используемые в телевизорах в качестве антенных. Источник питания — батарея 3336 либо три последовательно соединенных элемента 316, 332, 343.

Часть деталей смонтирована на печатной плате (рис. 34) прикрепленной к крышке пластмассового корпуса (рис. 35) размерами примерно 40х70х95 мм, источник питания размещен на дне корпуса, а разъемы — на боковых стенках.

Налаживают коммутатор так. Движки резисторов R1, R2 и R9 устанавливают вначале в нижнее по схеме положение и подключают к разъему XS3 входные щупы осциллографа. Включив коммутатор, перемещением движка резистора R10 добиваются минимального уровня помех на экране осциллографа (его чувствительность желательно при этом установить возможно большую). После этого можно подавать на разъемы XS1 и XS2 контролируемые сигналы, регулировать их размах на экране осциллографа переменными резисторами R1, R2 и «раздвигать» их относительно друг друга переменным резистором R9.

При работе с этим коммутатором следует помнить, что входное сопротивление каналов при верхних по схеме положениях движков резисторов R1, R2 может падать до 1 кОм. Поэтому желательно работать при такой чувствительности осциллографа, чтобы движки этих резисторов удавалось устанавливать возможно ближе к нижним по схеме выводам. Тогда входное сопротивление каналов составит 5…10 кОм.

Другая разработка И. Нечаева — трехканальный коммутатор, позволяющий исследовать одновременно три сигнала. Особенно такой коммутатор удобен при проверке и налаживании различных устройств с цифровыми микросхемами.

Схема трехканального коммутатора приведена на рис. 36.

В нем три микросхемы и четыре транзистора. На транзисторе VT1 и элементах DD1.3, DD1.4 выполнен генератор импульсов. Частота следования импульсов зависит от номиналов деталей G1, С7 и в данном случае составляет 100… 200 кГц.

С генератором соединен делитель частоты на триггере DD3. С выходов генератора и делителя импульсы поступают на дешифратор, в котором работают элементы DD1.1, DD1.2 и DD2.1. Дешифратор управляет усилительными каскадами, собранными на транзисторах VT2—VT4. На вход каждого каскада поступает свой исследуемый сигнал, который будет виден в дальнейшем на той или иной линии развертки осциллографа. В коллекторных цепях транзисторов стоят инверторы (DD2.2—DD2.4), выходы которых подключены через резисторы (R8—R10) к гнезду XS4—его соединяют с входным щупом осциллографа, работающего в режиме открытого входа.

Работает коммутатор так. В начальный момент на одном из входов элементов дешифратора будет уровень логического 0, а значит, на их выходах, т. е. на эмиттерах транзисторов усилительных каскадов, — уровень логической 1. Если при этом на входные разъемы XS1—XS3 не будет подан сигнал (т. е. на входах коммутатора будет уровень логического 0), транзисторы окажутся закрытыми. Поскольку отсутствие входного тока элементы ТТЛ логики воспринимают как наличие на входных выводах уровня логической 1, на выходах всех инверторов будет уровень логического 0.

Если же при проверке режимов работы цифрового устройства на входы коммутатора будут поданы уровни логической 1 (3… 4 В — для ТТЛ и 6…15 В — для КМОП логики), транзисторы откроются, но на входы инверторов по-прежнему будут поступать уровни логической 1 и на выходах их сигнал не изменится.

Такое возможно лишь в первоначальный момент, пока генератор не включился в работу. Когда же генератор начнет работать, на входах дешифраторов будут появляться «различные комбинации логических уровней. Как только, скажем, на входах элемента DD1.1, управляющего усилительным каскадом первого канала, появится уровень логической 1, на его выходе установится уровень логического 0 и эмиттер транзистора VT2 практически окажется подключенным к общему проводу коммутатора (минус источника питания).

Кроме того, уровень логической 1 с выхода элемента DD2.1 поступит через делитель R12R13 на вход осциллографа и сформирует линию развертки, соответствующую «нулевому» уровню (около 1 В) первого канала коммутатора.

Если в это время на разъеме XS1 окажется уровень логического 0, линия останется на месте. При подаче же на разъем уровня логической 1 линия отклонится.

Как только уровни логической 1 окажутся на входах элемента DD1.2, вступит в действие второй канал коммутатора. В этом случае с общим проводом окажется соединенным эмиттер транзистора VT3, в результате чего параллельно резистору R13 будет подключен резистор R11 и постоянное напряжение на разъеме XS4 упадет. Сформируется «нулевая» линия развертки (около 0,5 В) второго канала.